DE10 standard是Terasic友晶科技推出的一款調(diào)整開發(fā)板參數(shù)的開發(fā)板工具包,該軟件結(jié)合最新嵌入式雙核及業(yè)界領(lǐng)先的可編程邏輯,可以根據(jù)開發(fā)環(huán)境不同設(shè)置不同的編譯參數(shù),從而建立適合電腦系統(tǒng)的開發(fā)環(huán)境。
功能特色
1、提供了以 Intel System-on-Chip (SoC) FPGA 為主建立的強(qiáng)大的硬件設(shè)計(jì)平臺(tái)。
2、結(jié)合了最新的嵌入式雙核 Cortex-A9 和業(yè)界領(lǐng)先的可編程邏輯以滿足終極設(shè)計(jì)的靈活性。
3、集成了基于 ARM 的 HPS 架構(gòu)處理器,周邊及內(nèi)存接口與使用高帶寬互聯(lián)骨干結(jié)構(gòu)的 FPGA 無(wú)縫接合。
4、包括了諸如高速 DDR3 內(nèi)存、ADC 功能、以太網(wǎng)絡(luò)等功能硬件驅(qū)動(dòng)設(shè)置。
支持硬件
1、FPGA 器件
Cyclone V SX SoC — 5CSXFC6D6F31C6N
110000 個(gè) LE、41509 個(gè) ALM
5761 Kbits embedded memory
6 個(gè) FPGA PLL、3 個(gè) HPS PLL
2 個(gè)硬件存儲(chǔ)控制器
2、基于 ARM 的 HPS
925 MHZ、ARM Cortex-A9 MPCore 雙核處理器
512 KB 共享 L2 緩存
64 KB 可擦寫 RAM
支持 DDR2、DDR3、LPDDR1 和 LPDDR2 的多埠 SDRAM 控制器
8-channel DMA 控制器
3、配置與調(diào)試
FPGA 端串行配置晶元 EPCS128
USB Blaster II,普通 B 型 USB 連接頭
4、存儲(chǔ)器件
FPGA 端 64MB (32Mx16) SDRAM
HPS 端 1GB (2x256Mx16) DDR3 SDRAM
HPS 端 Micro SD 卡槽